PCB DFG Schwerpunktprogramm
Rekonfigurierbare Rechensysteme
Kurzbeschreibung
Ausschreibung
Antrag
Projekte
Veranstaltungen
Gremium
Home
Kontakt

Abschlusskolloquium der dritten Förderperiode 2009

Im Jahr 2009 endet die dritte Förderperiode des Schwerpunktprogramms "Rekonfigurierbare Rechensysteme". Aus diesem Grund möchten wir am 24. und 25. September 2009 ein Abschlusskolloquium in Karlsruhe durchführen, dessen Organisation und Durchführung Herr Prof. Becker übernommen hat.

Programm

Day 1: 24.09.2009
8.00 Registrierung
8.30 Begrüßungsworte des Gastgebers Prof. Dr.-Ing. Jürgen Becker (KIT) und Prof. Dr.-Ing. Jürgen Teich (FAU), Sprecher des SPP 1148
9.00 Session 1 Chair:
9.00 Prof. Dr.-Ing. Norbert Wehn, Universität Kaiserslautern A Dynamically Reconfigurable Platform for Channel Decoding – Results
9.30 Christopher Claus, Prof. Dr.-Ing. Walter Stechele, TU München AutoVision – Reconfigurable Hardware Acceleration for Video-based Driver Assistance
10.00 Sven Eisenhardt, Prof. Dr. rer. nat. Wolfgang Rosenstiel, Universität Tübingen Evaluation and Design Methods for Processor-Like Reconfigurable Architectures
10.30 Kaffeepause
11.00 Session 2 Chair:
11.00 Marc Stöttinger, Prof. Dr.-Ing. Sorin Huss, TU Darmstadt Dynamical Mutating Processing Units as Countermeasure against Power Analysis Attacks
11.30 Alexander Thomas, Prof. Dr.-Ing. Jürgen Becker, Universität Karlsruhe (TH) Development and synthesis of adaptive multi-grained reconfigurable hardware architecture for dynamic function patterns
12.00-13.30 Mittagessen
13.30-14.30 Keynote 1: Dr. Juanjo Noguera, Xilinx Research Dublin, Ireland Research in Reconfigurable Computing: An Industrial Perspective
14.30 Session 3 Chair:
14.30 Roman Koch, Prof. Dr.-Ing. Erik Maehle, Universität zu Lübeck Dynamisch rekonfigurierbarer Coprozessor für Netzwerkprozessoren
15.00 Felix Reimann, Prof. Dr.-Ing. Jürgen Teich, Universität Erlangen-Nürnberg ReCoNets – Entwurfsmethodik für eingebettete Systeme bestehend aus kleinen Netzwerken hardwarerekonfigurierbarer Knoten und Verbindungen
15.30 Kaffepause
16.00 Session 4 Chair
16.00 Norma Montealegre, Prof. Dr. rer. Nat. Franz Rammig, Universität Paderborn Dynamic Partial Reconfiguration by Means of Algorithmic Skeletons – A Case Study
16.30 Heiko Hinkelmann, Prof. Dr. Dr. h.c. mult. Manfred Glesner, Technische Universität Darmstadt A dynamically reconfigurable architecture concept for efficient wireless embedded systems
17.00 Michael Meitinger, Prof. Dr.-Ing. Andreas Herkersdorf, TU München FlexPath NP
17.30 Ende der Projektvorträge (1. Tag)
19.00 Abendessen mit musikalischer Untermalung im Höpfner Burghof (www.hoepfner-burghof.de)
Ca. 22.00 Abschluss des 1. Tages
Day 2: 25.09.2009
8.30 Keynote 2: Dr. Gilbert Edelin, Thales Research and Technology, Paris, France
9.30 Session 5 Chair:
9.30 Andreas Schallenberg, Prof. Dr.-Ing. Wolfgang Nebel, Universität Oldenburg PolyDyn – Overview and Outlook
10.00 Prof. Dr.-Ing. Renate Merker, TU Dresden Design Methods and Tools for Improved Partial Dynamic Reconfiguration
10.30 Kaffeepause und Demonstratoren
11.30 Session 6 Chair:
11.30 Tom Kamphans, Josef Angermeier, Prof. Dr. Sandor Fekete, Prof. Dr.-Ing. Jürgen Teich, Universität Erlangen-Nürnberg, Technische Universität Braunschweig ReCoNodes - Optimierungsmethodik zur Steuerung hardwarekonfigurierbarer Knoten
12.00 Prof. Dr.-Ing. Jürgen Becker, Prof. Dr.-Ing. Klaus D. Müller-Glaser, Universität Karlsruhe (TH) Adaptives Laufzeitsystem mit intelligenter Allokation für dynamisch rekonfigurierbare Funktionsmuster und optimierte Interface-Topologien Adaptive Run-time system for reconfigurable functional patterns – Aladyn results
12.30 Mittagessen
14.00 Session 7 Chair:
14.00 Eingeladener Vortrag: Lars Bauer, Muhammad Shafique, Prof. Dr.-Ing Jörg Henkel, Universität Karlsruhe (TH) RISPP: Rotating Instruction Set Processing Platform
14.30 Prof. Dr. rer. Nat. Martin Middendorf, Universität Leipzig Models and algorithms for hyperreconfigurable hardware
15.00 Philip Mahr, Benjamin Andres, Prof. Dr. rer. nat. Christophe Bobda, Universität Potsdam Adaptive Multiprocessor-on-Chip - Overview and Outlook
15.30 Prof. Dr.-Ing. Tobias Noll, RWTH Aachen Reconfigurable components for application-specific processor architectures
16.00 Kaffeepause
16.30 Session 8 Chair:
16.30 Prof. Dr. Andreas Koch, Universität Darmstadt Architectures and Programming Tools for Adaptive Computing Systems
17.00 Prof. Dr. Marco Platzner, Universität Paderborn ReconOS: Multithreaded Programming and Execution Models for Reconfigurable Hardware
17.30 Ausklang und Verabschiedung der Gäste durch den Sprecher des SPP und dem Gastgebers
18.00 Ende des Kolloquiums
Ab 18.00 Gemütlicher Ausklang

Übernachtung:

Bilder

Anbei noch ein paar Schnappschüsse vom Abschlusskolloquium:











Wafer

Copyright © Hardware-Software-Co-Design, Universität Erlangen-Nürnberg, Josef Angermeier
Letzte Änderung am 22. Februar 2008.